Categories: Movilidad

Memorias multicore

Joseph Ashwood ha desarrollado un diseño que como el mismo admite “toma prestadas muchas de las ideas de las CPUs multicore existentes hoy en día”. Este consultor independiente experto en criptografía señala además que “en materia de concurrencia, mi arquitectura de memoria comparte algunos conceptos con la Fibra Óptica”.

El diseño de Ashwood proporciona acceso en paralelo a las células de memoria de estos módulos, eliminando así el cuello de botella del procesamiento en serie que se da en medios con memorias no volátiles como las memorias Flash.

El autor da un ejemplo de rendimiento y afirma que podría ser aplicada a cualquier tipo de memoria actual. En el caso de memorias DDR, por ejemplo, la implantación de esta tecnología serviría entre  otras cosas para aumentar el ancho de banda y velocidad de las transferencias. Por ejemplo, los módulos DDR2 llegan a los 12 Gbps, pero con esta tecnología lograrían alcanzar los 16 Gbps.

vINQulos

EETimes

Javier Pastor

Recent Posts

RedHat celebra su congreso en Denver centrado en la IA

Red Hat Summit 2024: Un congreso centrado en el lanzamiento de RHEL AI y OpenShift…

3 horas ago

Llega Veeam Kasten para Kubernetes V7.0

La nueva versión de Veeam Kasten introduce más de treinta mejoras y tiene entre sus…

5 horas ago

Virtual Cable lanza el programa UDS Enterprise Compatible

Compañías como Nutanix, Huawei Cloud, Veeam u OVHcloud ya se han certificado.

6 horas ago

BullSequana AI, la nueva propuesta en computación de Eviden

El producto estrella de su renovada cartera de soluciones es el superordenador BullSequana AI 1200H.

8 horas ago

Palantir Technologies encadena su sexto trimestre consecutivo de rentabilidad GAAP

Además, durante el primer trimestre de 2024 sus ingresos crecieron un 21 % hasta los…

9 horas ago

José Manuel Petisco, nuevo vicepresidente de NetApp para la región EEMI

El hasta ahora director general para Iberia se pone al frente de la compañía en…

9 horas ago